## Projet : Microprocesseur

# Joseph Amigo, Alexandre Duplessis, François Ollivier $14~{\rm d\acute{e}cembre}~2021$

# Part I ISA

(L'ISA est grandement inspirée de l'architecture RISC-V.)

## 1 Set d'opérations (assembleur)

Actuellement : 26 opérations  $\rightarrow$  op\_code se code sur 5 bits

#### 1.1 Opérations arithmétiques et logiques

| Keyword               | Nom                       | $\mathrm{Op\_code}$ | Détail                                                                                                  | IC   | Rq                 |
|-----------------------|---------------------------|---------------------|---------------------------------------------------------------------------------------------------------|------|--------------------|
| add                   | $\operatorname{Addition}$ | 00001               | rd = ra + rb                                                                                            | R3d  |                    |
| $\operatorname{sub}$  | Soustraction              | 00010               | rd = ra - rb                                                                                            | R3d  |                    |
| $\operatorname{prod}$ | $\operatorname{Produit}$  | 00011               | rd = ra * rb                                                                                            | R3d  | $_{ m secondaire}$ |
| $\operatorname{div}$  | Division                  | 00100               | $\mathrm{rd} = \mathrm{ra} \; // \; \mathrm{rb} \; ; \; \mathrm{rr} = \mathrm{ra} \; \% \; \mathrm{rb}$ | R4d  | $_{ m secondaire}$ |
| xor                   | XOR                       | 00101               | rd = ra XOR rb                                                                                          | R3d  |                    |
| or                    | OR                        | 00110               | $\mathrm{rd} = \mathrm{ra} \; \mathrm{OR} \; \mathrm{rb}$                                               | R3d  |                    |
| and                   | AND                       | 00111               | $\mathrm{rd}=\mathrm{ra}\;\mathrm{AND}\;\mathrm{rb}$                                                    | R3d  |                    |
| sll                   | Shift Left                | 01000               | $\mathrm{rd}=\mathrm{ra}<<\mathrm{rb}$                                                                  | R3d  |                    |
| $\operatorname{srl}$  | Shift Rigth               | 01001               | $\mathrm{rd}=\mathrm{ra}>>\mathrm{rb}$                                                                  | R3d  |                    |
| addi                  | Addition imm              | 01010               | rd = ra + imm                                                                                           | R2Id |                    |
| xori                  | Soustraction imm          | 01011               | $\mathrm{rd} = \mathrm{ra} \; \mathrm{XOR} \; \mathrm{imm}$                                             | R2Id |                    |
| ori                   | OR imm                    | 01100               | rd = ra OR imm                                                                                          | R2Id |                    |
| $\operatorname{andi}$ | AND imm                   | 01101               | $\mathrm{rd}=\mathrm{ra}\;\mathrm{AND}\;\mathrm{imm}$                                                   | R2Id |                    |
| slli                  | Shift Left imm            | 01110               | $\mathrm{rd} = \mathrm{ra} << \mathrm{imm}$                                                             | R2Id |                    |
| srli                  | Shift Right imm           | 01111               | $\mathrm{rd} = \mathrm{ra} >> \mathrm{imm}$                                                             | R2Id |                    |
| not                   | NOT                       | 10000               | rd = NOT ra                                                                                             | R2d  |                    |

<sup>\*</sup>IC = Instruction Code

#### 1.2 Opérations sur la mémoire

| Keyword      | Nom      | Op_code | Détail           | IC   | Rq |
|--------------|----------|---------|------------------|------|----|
| load         | Load     | 10001   | rd = RAM[ra+imm] | R2Id |    |
| $_{ m limm}$ | Load imm | 10010   | rd = imm         | RId  |    |
| store        | Store    | 10011   | RAM[rd+imm] = ra | R2Id |    |
| move         | Move     | 10100   | rd = ra          | R2d  |    |

#### 1.3 Opérations de branchement

| Keyword     | Nom                         | Op_code | Détail                                                                      | IC   | Rq |
|-------------|-----------------------------|---------|-----------------------------------------------------------------------------|------|----|
| beq         | $\mathrm{Branch} ==$        | 10101   | m if (rd == ra): PC += imm                                                  | R2Id |    |
| bne         | ${\rm Branch} \mathrel{!}=$ | 10110   | $\mathrm{if}\ (\mathrm{rd}  eq \mathrm{ra}):\ \mathrm{PC}\ += \mathrm{imm}$ | R2Id |    |
| $_{ m blt}$ | ${\rm Branch} <$            | 10111   | ${ m if} \; ({ m rd} < { m ra}) : \; { m PC} \; + = { m imm}$               | R2Id |    |
| $_{ m bge}$ | $\mathrm{Branch} \leqslant$ | 11000   | $if (rd \leqslant ra) : PC += imm$                                          | R2Id |    |
| jal         | Jump and link               | 11001   | $\mathrm{rd} = \mathrm{PC} + 4 \; ;  \mathrm{PC} \; + = \mathrm{imm}$       | RId  |    |
| jalr        | Jump and link reg           | 11010   | $\mathrm{rd}=\mathrm{PC}+4\;;\mathrm{PC}=\mathrm{ra}+\mathrm{imm}$          | R2Id |    |

<sup>\*</sup>PC = Program Counter

#### 2 Set d'instructions

| 31         | 25 | 21 | 17     | 13 | 9 | 5    | 1        | Code | Exemple              |
|------------|----|----|--------|----|---|------|----------|------|----------------------|
| $op\_code$ | rd | ra | rb     | rr |   | NU   |          | R4d  | Div                  |
| $op\_code$ | rd | ra | rb     | NU |   |      |          | R3d  | $\operatorname{Add}$ |
| $op\_code$ | rd | ra | NU     |    |   |      |          | R2d  | Not                  |
| op_code    | rd | ra | imm NU |    |   | R2Id | Add imm  |      |                      |
| $op\_code$ | rd | NU | imm NU |    |   | RId  | Load imm |      |                      |

<sup>\*</sup>NU = Non Utilisé

#### 3 Architecture

#### 3.1 Registres

Choix : 16 registres de 32 bits.  $\rightarrow$  adresse se code sur 4 bits

#### 3.2 RAM

A priori on gère une seule RAM, et les entiers sont codés sur 32 bits. On n'accepte qu'un accès par cycle.

#### 3.3 ROM

La ROM stocke les instructions. L'utilisateur n'y a pas accès (on a déjà un accès par cycle par le processeur). Le PC donne l'adresse de l'instruction à exécuter.

<sup>\*</sup>imm = immidiate value

### 4 À ajouter?

• bit d'état ?

#### Part II

## Implémentation

#### 1 Processeur

Nous avons décidé d'écrire le processeur en Python. On utilisera donc le compilateur Carotte au lieu de Minijazz.

#### 2 Simulateur de netlist

Notre simulateur actuel est basique et écrit en Ocaml. Nous avons prévu de l'abandonner au profit d'un compilateur Netlist  $\rightarrow$  C++ pour des questions d'optimisation.

### 3 Horloge

٠.

#### 4 Divers...

- Il est prévu que nous codions notre propre assembleur.
- Il faut aussi s'occuper de l'interface de sortie

#### References

[Référence RISC-V] The RISC-V Instruction Set Manual, Andrew Waterman, Krste Asanovic (https://riscv.org/wp-content/uploads/2019/12/riscv-spec-20191213.pdf)

[Sujet du projet] https://github.com/hbens/sysnum-2021